Mit jelent az aktív alacsony bemenet a kombinációs logikai áramkörökben?
On december 8, 2020 by adminJelenleg önálló tanulmányokat folytatok a kombinációs logikai áramkörökről. Kevés olyan kifejezéssel találkoztam, mint az aktív alacsony kimenet, az aktív alacsony bemenet. Megértettem, hogy mit jelent az aktív alacsony kimenet (ha nem kapukat teszünk a kimeneti oldalra). Azt hiszem, az aktív alacsony azt jelenti, hogy a kaput nem a bemeneti oldalra kell helyezni.
Nagyon hasznos lesz, ha ezt valaki meg tudja magyarázni egy példával (vegye figyelembe, hogy ismerem a kódolókat, a dekódereket, a Multiplexereket, így ezeket felhasználhatja a példájában).
Megjegyzések
- " Aktív " jelentése ENABLED . Az Active_high-nak magas, + 3,3 V, EGY, IGAZ kell. Az Active_low-nak alacsony, 0.0v értékre, nullára, FALSE-ra van szüksége.
- És ' s érvek szólnak a terminológiáról. Mivel egyesek (én) azt mondanák, hogy az " aktív alacsony " azt jelenti, hogy az alacsony feszültséget igaznak vagy egynek értelmezik.
- valóban. A True értéket tetszőleges szintként definiálhatja.
Válasz
Ez azt jelenti, hogy a jel fordított (mint egy NEM kapu). Vegyük példaként ezt az alábbi 555-ös időzítőt
A kép megtalálható itt … Nem az én képem (és elnézést kérek a kép hatalmas tömörítéséhez, ezért a csúnya pixelek)
Tegyük fel, hogy az ehhez a tűhöz érkező jel 1
vagy HIGH
. Mivel a 4. tű alacsonyan aktív, végül ennek a csapnak 0
vagy LOW
lesz. Ennek az ellenkezője igaz: Ha a tűhöz vezető jel 0
vagy LOW
, akkor a 4. tű lesz 1
vagy HIGH
.
A jel alacsony aktivitásának célja, hogy valamilyen külső logikai eszköz legyen a jel kikapcsolására. A CPLD-k jó példa a külső logikára, amely kikapcsolná a jelet küldve egy aktív alacsony tűhöz. Gondolhatja, “Miért nem” t egyszerűen csak aktívvá tesszük a magasba? “ Ez egy érvényes kérdés, és nem vagyok biztos benne, hogy őszinte lennék, de ha tippelnem kellene, akkor egyszerűen csak energiát takaríthatunk meg.
Megjegyzések
- Tegyük fel, hogy van dekóderem, mondjuk 3 bemeneti dekóder. Ha nem mindegyik bemenetnél kaput kötök, akkor aktív alacsony bemenet, különben aktív magas alapértelmezés szerint bemenet?
- Az aktív alacsony inverzió általában ugyanazon chip CMOS-ba épül. ' nincs olyan külső NEM kapu, amely miatt a jel alacsonyan aktív. De igen, ha lenne ilyen forgatókönyved, ugyanúgy viselkedne (a rendkívül kicsi időeltérések kivételével).
Válasz
Két dolog van:
- A jelszint
- Mit jelent a jel, azaz állítás
A a jelszint digitális vagy alacsony, vagy magas
A jel jelentése az Alacsony vagy a Magas értékhez is kapcsolódik, ezért azt mondjuk, hogy a jel állított alacsony vagy a jel magasan állított . Általában egy sáv vagy perjel alacsony jelérvényesítési szintet jelez.
A fenti esetben az alaphelyzetbe állítás alacsony, így a “visszaállítás” akkor történik, amikor a jelet alacsonyra állítják. Mivel mi is visszaállíthatjuk, miközben a jel magasra kerül, fontos követni az állítást.
A HDL-ekben különösen fontos a jelérvényesítési szint nyomon követése. Ezért kell minden jelét felcímkéznie. Általában azt láttam, hogy a jelnevekhez _L vagy _H utótagot fűzök a állítási szint. A fenti esetben ez a RESET_L lenne. Még az állítási utótagok sematikus hozzáadása is hasznos lehet
Válasz
Az Aktív LOW azt jelenti, hogy a 0 V-os szintet logikának tekintik 1
.
Például vegyünk figyelembe egy logikai bemenetet, amely egy pullup ellenállás segítségével magasra van kötve, és egy nyomógombos kapcsolón keresztül földre húzott. a kapcsolót nem nyomják meg, a bemenet például a felhúzási feszültségen van, például 5 V.
A kapcsoló megnyomásakor a bemenet a földre húzódik.
Ez a bemenet elérhető aktív alacsonynak tekinthető, mert az alacsony szint azt jelenti, hogy a gombot megnyomták (1. logika)
Vélemény, hozzászólás?