Ce înseamnă semnificația intrării active scăzute în circuitele logice combinaționale?
On decembrie 8, 2020 by adminÎn prezent, fac studiu propriu asupra circuitelor logice combinaționale. Am întâlnit câțiva termeni precum ieșire activă scăzută, intrare activă scăzută. Am înțeles ce înseamnă o ieșire scăzută activă (punând nu porțile la ieșire). Cred că activul scăzut înseamnă să nu puneți poarta la partea de intrare.
Va fi foarte util dacă cineva poate explica acest lucru folosind un exemplu (rețineți că am cunoștințe despre codificatoare, decodoare, multiplexoare, astfel încât să le puteți folosi în exemplul dvs.).
Comentarii
- " Activ " înseamnă ACTIVAT . Active_high are nevoie de un maxim, + 3.3v, un ONE, un ADEVĂRAT. Active_low are nevoie de un nivel scăzut, de 0,0v, de un ZERO, de un FALS.
- Și există argumente ' despre terminologie. Deoarece unii oameni (eu) am spune că " activ scăzut " înseamnă că o tensiune scăzută este interpretată ca fiind adevărată sau una.
- într-adevăr. Puteți defini True ca orice nivel doriți.
Răspuns
Înseamnă că semnalul este inversat (ca un NU poarta). Să luăm acest timer 555 de mai jos ca exemplu
Imaginea poate fi găsită aici … Nu imaginea mea (și scuzați compresia masivă pentru această imagine, de unde și pixelii urâți)
Spuneți că un semnal care se îndreaptă către acest pin este un 1
sau HIGH
. Deoarece Pinul 4 este activ scăzut, va ajunge să fie un 0
sau LOW
pentru acest pin. Opusul este adevărat: dacă semnalul care duce la pin este 0
sau LOW
, atunci Pinul 4 va fi 1
sau HIGH
.
Scopul ca un semnal să fie activ scăzut este să existe un tip de dispozitiv logic extern pentru a opri semnalul. CPLD-urile sunt un bun exemplu de logică externă care ar închide un dispozitiv prin trimiterea unui semnal către un pin activ activ. S-ar putea să vă gândiți, „De ce să nu” În schimb, o facem activă? „ Aceasta este o întrebare validă și nu sunt sigur că sunt sincer, dar dacă ar trebui să ghicesc, ar putea fi doar economisirea energiei.
Comentarii
- Să presupunem că am un decodificator, să zicem cu 3 decodificatoare de intrare. Dacă nu conectez porți la fiecare intrare respectiv, atunci este activă intrare joasă altfel este activă intrare implicită?
- Inversiunea activă scăzută este de obicei încorporată în CMOS-ul aceluiași cip. ' nu există porți NO externe care determină un semnal să fie activ scăzut. Dar da, dacă ați avea acel scenariu, s-ar comporta la fel (cu excepția diferențelor de timp extrem de mici).
Răspuns
Există două lucruri:
- Nivelul semnalului
- Ce înseamnă semnalul, adică afirmație
nivelul semnalului este fie digital scăzut, fie ridicat
Semnificația semnalului este atașată fie scăzut, fie ridicat, deci spunem că semnalul este afirmat scăzut sau semnalul este afirmat ridicat . De obicei, o bară sau o bară indică un nivel scăzut de afirmare a semnalului.
În cazul de mai sus, resetarea este afirmată scăzută, deci „resetarea” are loc atunci când semnalul este redus. Deoarece am putea reseta și în timp ce semnalul este ridicat, este important să urmărim afirmația.
Este deosebit de important în HDL să urmăriți nivelul de afirmare a semnalului. De aceea ar trebui să etichetați toate semnalele. De obicei, am văzut adăugând un sufix _L sau _H pentru a semnaliza numele pentru a indica nivel de afirmare. În cazul de mai sus, ar fi RESET_L. Chiar și adăugarea sufixelor de afirmație în scheme poate fi de ajutor
Răspuns
Activ LOW înseamnă că un nivel de 0 V este considerat a fi o logică 1
.
De exemplu, luați în considerare o intrare logică legată la mare folosind un rezistor de tragere și trasă la sol printr-un comutator cu buton.
Ori de câte ori comutatorul nu este apăsat, intrarea este la tensiunea de tragere, de exemplu 5 V.
Când comutatorul este apăsat, intrarea este trasă la sol.
Această intrare poate fi considerat activ scăzut, deoarece nivelul scăzut înseamnă că butonul a fost apăsat (logic 1)
Lasă un răspuns